中國上海——2021年6月24日——萊迪思半導體公司(NASDAQ:LSCC),低功耗可編程器件的領先供應商,今日宣布推出其廣受歡迎的低功耗FPGA軟件設計工具Radiant的最新版本——Lattice Radiant® 3.0。該工具現支持更高密度的器件, 如最新發布的基於Lattice Nexus™技術平台的Lattice CertusPro™-NX系列產品。此外,它還提供諸多新特性,讓基於FPGA的設計開發更加快速輕鬆。
當系統開發人員評估硬件平台時,實際硬件只是他們選擇標準的一部分。他們還會評估了用於配置硬件的設計軟件的易用性和支持的特性,因為它們會對整體系統開發時間和成本產生重大影響。
德國Trenz Electronic公司首席技術官Antti Lukats表示:“作為向工業和汽車市場提供基於FPGA的SoM解決方案的領先供應商,我們在硬件開發過程中各種軟件工具的使用方面有着數十年的經驗。萊迪思Radiant工具的用戶界面非常直觀且易於使用,這有助於降低設計複雜性,幫助我們更快地將產品推向市場。”
萊迪思半導體軟件部高級產品經理Roger Do表示:“萊迪思Radiant 3.0設計軟件為開發人員提供了簡單易用的用戶體驗;該工具可以引導他們完成開發流程的各個步驟,包括設計創建、導入IP、實現、位流生成、將位流下載到FPGA以及調試。即使開發人員沒有任何FPGA設計經驗也可以快速利用Lattice Radiant的自動化特性。對於經驗豐富的FPGA開發人員而言,如果需要進行特定優化,他們也可以通過Radiant 3.0對FPGA設置進行更精細化的控制。”
Radiant 3.0特性更新包括:
- Radiant 3.0的SERDES分析工具現支持CertusPro-NX器件更高的SERDES帶寬。
- 通過圖形用戶界面(GUI)優化了整個設計流程中的信號可追溯性,幫助設計人員在HDL源代碼和RTL視圖以及技術視圖之間追蹤驗證信號。
- Radiant現在可以讓用戶在萊迪思綜合引擎(LSE)和Synplify Pro®綜合引擎之間進行選擇。時序約束和時序分析在兩個綜合引擎中都進行了統一。
- 在Radiant 3.0中,時序分析與其他操作分開,因此可以獨立運行時序分析。設計人員可以在設計中探索不同的“假設”場景,無需重新運行映射和布局布線,這極大地加快了迭代設計過程。
- 與前一版本相比,Radiant 3.0平均運行時間減少15%,設計性能提高7%。