新思科技的設計、驗證和硅IP解決方案可降低設計風險並縮短產品上市時間
加利福尼亞山景城2021年10月12日 — 新思科技(Synopsys, Inc.)(納斯達克股票代碼:SNPS)宣布,Achronix 公司使用新思科技的綜合設計、驗證和IP解決方案,其新Speedster7t FPGA首次通過硅驗證。高性能計算和機器學習系統的關鍵是高片外存儲器帶寬,為使Speedster7t FPGA支持高帶寬和人工智能/機器學習(AI/ML)工作負載, Achronix選擇使用新思科技的解決方案縮短其產品上市時間。
Achronix硬件工程副總裁Chris Pelosi表示,“Achronix全新的7納米Speedster7t FPGA可支持高性能應用所需的超大數據量處理要求,新思科技的驗證和金牌簽核技術可以幫助我們的團隊實現更好的整體設計收斂。由於新思科技的DesignWare IP能夠快速實現集成,我們因此提前數月完成了設計計劃。此外,新思科技廣泛的解決方案還能夠幫助我們將設計風險降至最低,滿足了我們對嚴格的產品設計和精準上市時間的需求。”
新思科技的DesignWare IP產品組合幫助Achronix完美的實現了Speedster7t FPGA所需的存儲器性能和實時數據連接的需求。與市面上其他解決方案相比,DesignWare Logic Library IP可將佔用面積降低4%,時序提升8%,對於高速設計而言,這兩項指標的提升至關重要。此外,DesignWare Embedded Memory IP(包括雙端口SRAM)可降低Speedster7t FPGA的功耗,DesignWare DRD4 IP具有全面和廣泛的可靠性、可用性和可維護性(RAS)能力。PCI Express (PCIe) 5.0具有低延遲特性,可支持16條鏈路和512位數據路徑寬度,因此可提供更大的帶寬和更好的功耗效率。Achronix非常期待與新思科技的長期合作,並計劃在其下一個設計中繼續使用DesignWare IP。
在外形銀子受面積和功率限制的情況下,新思科技的Fusion設計平台可幫助Achronix實現具有市場塑造力的高帶寬計算所需的性能。測試、執行和金牌簽核技術的獨特融合使Achronix能夠在系統性規模層面更大限度地減少設計餘量,實現更好的整體設計收斂,並幫助Achronix加速實現首次硅成功。
新思科技的定製設計平台有助於減少在7納米Speedster7t FPGA中設計、布局和模擬高性能定製電路所需的時間和精力,具有特定節點的特性,可提高開發者的工作效率。
Achronix還採用了新思科技Verification Continuum®平台中的關鍵功能驗證產品來驗證其FPGA。新思科技的VCS®仿真解決方案可以加速仿真性能,而其驗證IP可提供更快的驗證環境創建速度, VC SpyGlass™ RTL靜態簽核工具則提供了早期設計漏洞檢測功能。
新思科技IP營銷和戰略副總裁John Koeter表示,“超大規模數據中心的設計隨着互聯網流量的大幅增長而不斷發展,因此需要結合高性能和低延遲解決方案以實現系統的總吞吐量,新思科技為Achronix等公司提供業界最全面的設計、驗證和IP解決方案,可滿足高性能計算設計的嚴格要求。”
新思科技擁有行業領先的解決方案
Achronix的Speedster7t FPGA配有一系列用於優化高帶寬和AI/ML工作負載的新機器學習處理器(MLPs)。Achronix採用新思科技的多種解決方案取得了理想收益,其中包括:
- Fusion Design Platform(包括Design Compiler®、IC Compiler™ II、PrimeTime®、PrimePower、StarRC™和SiliconSmart®)
- Custom Design Platform(配備Custom Compiler™和PrimeSim™ Continuum)
- IC Validator™
- Verification Continuum Platform(配備VCS、VC SpyGlass和Verification IP(VIP))
- DesignWare IP